Erstellen des Leiterplatten Layouts

Die Platinen wurden mit den Platinen-Layout Programm EAGLE 2.61 der Firma CAD-Soft erstellt. Die einzelnen Schritte bis zur fertigen Platine sind wie folgt:

  • Erstellen der nicht in den Bibliotheken vorhandenen Bauteile, wie z.B. Prozessor und Peripheriebausteine, in Form von Schaltplansymbolen und Bauteilabmessungen (Packages)
  • Erstellen des Schaltplans unter Zuhilfenahme der Bauteilbibliotheken
  • Durchführung eines Electrical Rule Check (ERC) um Anschlußfehler und Kurzschlüsse aufzudecken
  • Erzeugung einer Platine durch Anwendung des Board-Befehls (Hierbei werden die Schaltplandaten in die Platinendatei übertragen und die Anschlüsse der Bauteile werden mit Luftlinien verbunden)
  • Platzierung der Bauteile nach dem Gesichtspunkt möglichst weniger Leitungskreuzungen und sinnvoller Anordnung
  • Routen der Luftlinien nach EMV Bestimmungen (Elektro Magnetische Verträglichkeit)
  • Durchführung eines Design Rule Check (DRC) zur Erkennung von Kurzschlüssen und nicht eingehaltenen Abständen und Winkeln
  • Erzeugung von Gerber-Photoplotter Dateien und Excellon-Bohrdateien mit dem Programm XPLOT von EAGLE, für die Fertigung der Platine beim Leiterplattenhersteller